发表时间: 2021-07-28 15:15:48
作者: 成(chéng)都朗锐(ruì)芯(xīn)科技发展有限公(gōng)司
浏览:
全球(qiú)半导体市场格局(jú)已成三足鼎(dǐng)立之势,ASIC (Application Specific Integrated Circuits,专用集(jí)成(chéng)电(diàn)路)、ASSP(ApplicaTIon Specific Standard Parts,特殊应用标(biāo)准产品)、FPGA(Field Programmable Gate Array,现(xiàn)场可编程门阵列)三(sān)分天下。
相较于ASIC和ASSP巨大的(de)市(shì)场(chǎng)容量而言,FPGA还(hái)只是一个小众市场(chǎng)。但(dàn)是市场统计研究数据(jù)表明,FPGA已经(jīng)逐(zhú)步(bù)侵蚀ASIC和ASSP的传统市场,并处于快速增长(zhǎng)阶段。
现阶段(duàn)FPGA的(de)应用不断(duàn)扩展,从(cóng)汽车、广播、计算(suàn)机(jī)和存储、消费类、工(gōng)业、医疗、军事、测试测量、无线(xiàn)和固网(wǎng),应用领域正向各行(háng)各业渗透。
根据(jù)器件发展历(lì)程以及市场应用(yòng)需求发展(zhǎn)趋势,FPGA今后仍然主要朝以下几大方向发展:
第一,高密(mì)度、高速度、宽频带、高(gāo)保密;
第二,低电压、低功(gōng)耗;
第三,低成本、低价格(gé);
第四,IP核复用、系统(tǒng)集成;
第五,动态可重构及单片集群(qún)。
FPGA设计中时钟信(xìn)号的设计与处理(lǐ)是(shì)保证(zhèng)系统稳定工作的重要组成部分,随着(zhe)FPGA器件(jiàn)规模的不断增大,集成(chéng)度不断(duàn)提(tí)高,多时钟域管理、时钟延迟、时钟信号(hào)完整(zhěng)性和相位偏移(yí)等已(yǐ)成为影响FPGA设计的关键因素(sù)
这(zhè)些(xiē)发展(zhǎn)方向并(bìng)不相互排斥,成都朗锐(ruì)芯科(kē)技已经结合几种发展方向(xiàng)上的特点,形(xíng)成功(gōng)能性(xìng)能更(gèng)强(qiáng)大的产品。